メインナビゲーションにスキップ
検索にスキップ
メインコンテンツにスキップ
Shibaura Institute of Technology ホーム
English
日本語
ホーム
プロファイル
研究部門
研究成果
活動
プレス/メディア
受賞
専門知識、名前、または所属機関で検索
Scopus著者プロファイル
宇佐美 公良
教授
機能制御システム専攻
情報工学科
電気電子情報工学専攻
ウェブサイト
http://www.usamilab.ise.shibaura-it.ac.jp/
h-index
1856
被引用数
21
h 指数
Pureの文献数とScopusの被引用数に基づいて算出されます
1987 …
2024
年別の研究成果
概要
フィンガープリント
ネットワーク
研究成果
(120)
類似のプロファイル
(6)
研究成果
年別の研究成果
1987
1998
2008
2009
2011
2012
2013
2014
2015
2017
2024
62
Conference contribution
37
Article
10
Conference article
8
Paper
3
その他
2
Editorial
1
Chapter
年別の研究成果
年別の研究成果
8 件
出版年、タイトル
(降順)
出版年、タイトル
(昇順)
タイトル
タイプ
フィルター
Paper
検索結果
2013
Demonstration of a heterogeneous multi-core processor with 3-D inductive coupling links
Koizumi, Y., Miura, N., Take, Y., Matsutani, H., Kuroda, T., Amano, H., Sakamoto, R., Namiki, M.,
Usami, K.
, Kondo, M. & Nakamura, H.,
2013
.
研究成果
:
Paper
›
査読
Supply Voltage
100%
Multicore Processor
100%
Inductive Coupling
100%
Energy Engineering
100%
Inductive Coupling Link
100%
2012
Fine-grained power control using a multi-voltage variable pipeline router
Nakamura, T., Matsutani, H., Koibuchi, M.,
Usami, K.
& Amano, H.,
2012
,
p. 59-66
.
8 p.
研究成果
:
Paper
›
査読
Power Consumption
100%
Evaluation Result
100%
Networks on Chips
100%
Application Performance
100%
Communication Latency
100%
6
被引用数 (Scopus)
2006
A design approach for fine-grained run-time power gating using locally extracted sleep signals
Usami, K.
& Ohkubo, N.,
2006
,
p. 155-161
.
7 p.
研究成果
:
Paper
›
査読
Open Access
Sleep Signal
100%
Clock Design
33%
Synthesizable
33%
Power Generating
33%
Dominant Component
33%
72
被引用数 (Scopus)
2002
Automated selective multi-threshold design for ultra-low standby applications
Usami, K.
, Kawabe, N., Koizumi, M., Seta, K. & Furusawa, T.,
2002
,
p. 202-206
.
5 p.
研究成果
:
Paper
›
査読
Open Access
Critical Path
100%
Multi-Threshold Design
100%
Sleep Transistor
50%
Design Technique
50%
65
被引用数 (Scopus)
1998
Clock-gating method for low-power LSI design
Kitahara, T., Minami, F., Ueda, T.,
Usami, K.
, Nishio, S., Murakata, M. & Mitsuhashi, T.,
1998
,
p. 307-312
.
6 p.
研究成果
:
Paper
›
査読
Clock Gating
100%
Clock Delay
50%
Clock Circuit
40%
Issue Constraint
33%
Delay Estimator
20%
12
被引用数 (Scopus)
1997
Low-power design method using multiple supply voltages
Igarashi, M.,
Usami, K.
, Nogami, K., Minami, F., Kawasaki, Y., Aoki, T., Takano, M., Mizuno, C., Lshikawa, T., Kanazawa, M., Sonoda, S., Ichida, M. & Hatanaka, N.,
1997
,
p. 36-41
.
6 p.
研究成果
:
Paper
›
査読
Supply Voltage
100%
Design Method
100%
Power Supply Scheme
60%
Power Supply
50%
Voltage Scaling
50%
56
被引用数 (Scopus)
1995
Clustered voltage scaling technique for low-power design
Usami, K.
& Horowitz, M.,
1995
,
p. 3-8
.
6 p.
研究成果
:
Paper
›
査読
Open Access
Scaling Technique
100%
Low-Power Design
100%
Supply Voltage
25%
Critical Path
25%
Cluster Algorithm
25%
339
被引用数 (Scopus)
1988
Design of a 32bit microprocessor, TX1
Tokumaru, T., Masuda, E., Hori, C.,
Usami, K.
, Miyata, M. & Iwamura, J.,
1988
,
p. 33-34
.
2 p.
研究成果
:
Paper
›
査読
Design Automation
100%
Logic Synthesis
100%
Average Performance
100%
Clock Skew
100%
4
被引用数 (Scopus)